Jean-François FOURCADIER
F4DAY

Montpellier  (France)

projets radioamateurs

écrivez moi !  
© 2000-2019- J.F. Fourcadier
page d'accueil
haut débit télévision antennes hyperfréquences relais divers

 


schémas

 

Après la justification et la description des différentes fonctions, voici les schémas. La réalisation peut être très rapide, en soudant simplement les composants sur des morceaux de plaques à trous.

Attention, les schémas ci-dessous peuvent être régulièrement améliorés !

 

Le générateur pseudo-aléatoire et la formation du biphase

 

schema1.gif (1189 octets)

cliquer pour agrandir

Deux inverseurs parmi les 6 du 74HCT04 U1 sont montés en oscillateur à quartz de 4096 kHz et alimentent la bascule D U2 câblée en diviseur par 2. Nous obtenons sur la sortie Q de U2 un signal carré 50/50 à la fréquence d'horloge du montage qui est précisément de 2048 kHz. Un condensateur ajustable permet l'ajustage fin de cette fréquence.

Les circuits U3 et U4 74HCT164 sont des circuits contenant 8 registres à décalage chacun. Ils sont chaînés et les quatorzièmes et quinzièmes sorties sont connectées au ou exclusif U6 74HCT86 dont la sortie est renvoyée à l'entrée du registre U3. Le compteur U5 est incrémenté par chaque nouveau zéro issu du générateur pseudo-aléatoire et est mis à zéro à chaque arrivée de un. En cas de blocage du générateur pseudo-aléatoire, le compteur U5 voit arriver quinze zéros successifs qui provoquent la mise à un de sa sortie de retenue RCO et force l'introduction d'un un en entrée des registres. Le réamorçage est ainsi automatique.

 

Le circuit U7 forme un multiplexeur 2 vers 1. Il permet de choisir le signal qui sera envoyé sur la formation du biphase par le ou exclusif connecté sur la sortie. Lorsque l'entrée "input select" est laissée en l'air, le signal présent à la sortie est le signal issu du générateur pseudo-aléatoire. Si l'entrée "input select" est mise à zéro, le signal présent sera celui provenant de l'entrée auxiliaire "local data memory input". Cette entrée auxiliaire est nécessaire pour les données qui sont stockées dans l'EPROM de 1 Mbit (message d'identification, image et logiciel à télécharger).

La sortie du multiplexeur 2 vers 1 U7 est présentée à l'entrée du ou exclusif U6 qui produit le code biphase. Ce dernier est transmis à l'entrée D de la deuxième bascule U2. Cette bascule, montée en registre, permet un fonctionnement synchrone et de s'affranchir ainsi des délais de propagation des signaux dans les différents circuits logiques.

Des points test (TP) permettent de contrôler les signaux essentiels. Le point test d'horloge est de plus utile pour synchroniser un oscilloscope lors de l'examen du diagramme de l'oeil.

Le filtre de Nyquist émission et l'amplificateur vidéo

 

schema2.gif (1171 octets)

 

Le signal biphase provenant de la logique est présenté à l'entrée du filtre de Nyquist à travers deux résistances d'adaptation d'impédance. Le filtre de Nyquist est également adapté en sortie. Un amplificateur à trois étages permet de fournir un niveau de 1 V crête à crête dans une impédance de 75 ohms. Un potentiomètre permet d'ajuster le niveau.

La mémoire de données locales

 

schema2.gif (1171 octets)

 

Les circuits 74HC161 Q1 à Q5 sont montés en compteur synchrone. Leurs sorties sont connectées aux entrées d'adresse de l'EPROM M27C1001, permettant ainsi l'exploration du contenu de la mémoire. Le circuit 74HC151 Q6 est un multiplexeur 8 vers 1 qui présente successivement les différents bits de chaque octet à la sortie.

Le contenu de la mémoire est parcouru en 0,5 s. Le cycle est sans fin.

 

Le modem (partie réception): publication prochaine

 

 

73 de Jean-François FOURCADIER, F4DAY

 

 

retour à la page d'accueil du site

 

 

 

© 2000-2019  J.F. Fourcadier F4DAY